🔔راه اندازی شبکه High Rate بروی Artix7🔔
@yecoir
✅شبکه #TCPIP یک گیگابیت برثانیه روی محصول #E15Z که دارای قطعه Artix7 می باشد راه اندازی شد و به نرخ 600مگابیت برثانیه رسید. این پروژه در ادامه پیاده سازی شبکه در محصولات #C20Y و #E14Z بر روی قطعه Kintex7 انجام شد که در آن مرحله نرخ 800 مگابیت برثانیه بدست آمد. اما در قطعه Artix7 بدلیل محدودیت های موجود فعلا تا نرخ 600 مگابیت برثانیه مقدور است.همانطور که می دانید اجرای #TCPIP برای نرخ های بالا نیاز به حافظه زیاد دارد که در پیاده سازی انجام شده در شرکت صرفا با استفاده از حافظه های داخلی FPGA این پیاده سازی انجام شده است و نرخ های بدست آمده از این جهت حایز اهمیت هستند.
@yecoir
✅شبکه #TCPIP یک گیگابیت برثانیه روی محصول #E15Z که دارای قطعه Artix7 می باشد راه اندازی شد و به نرخ 600مگابیت برثانیه رسید. این پروژه در ادامه پیاده سازی شبکه در محصولات #C20Y و #E14Z بر روی قطعه Kintex7 انجام شد که در آن مرحله نرخ 800 مگابیت برثانیه بدست آمد. اما در قطعه Artix7 بدلیل محدودیت های موجود فعلا تا نرخ 600 مگابیت برثانیه مقدور است.همانطور که می دانید اجرای #TCPIP برای نرخ های بالا نیاز به حافظه زیاد دارد که در پیاده سازی انجام شده در شرکت صرفا با استفاده از حافظه های داخلی FPGA این پیاده سازی انجام شده است و نرخ های بدست آمده از این جهت حایز اهمیت هستند.
🔷ماژول YBI IP
👈ماژول YBI در واقع اختصاری از Yasin Board Interface است.
👈این ماژول مبتنی بر استاندارد بالادستی HSP YG2 است که شامل تمام پروتکلهای ارتباطی بین نرم افزار و سخت افزار می باشد.
👈استاندارد HSP YG2 بروز شده استاندارد HSP YG1 می باشد که تمام نواقص آنرا مرتفع نموده و قابلیتهای جدیدی به آن اضافه نموده است.
👈اولین نسخه این استاندارد در سال 1394 تدوین و پیاده سازی شد و پس از گذشت 2 سال باتوجه به باگ ها و پیشنهادات ارائه شده و نیازمندی های بردهای جدید در سال 1396 ، نسخه جدید؛ تدوین و پیاده سازی گردید. بورد نمونه برداری D03Z اولین بردی است که با استاندارد جدید ارائه گردید.
👈برنامه شرکت بدین صورت است که بردهای جدید شامل A08Z و A06Z با این استاندارد ارائه گردد و همچنین بردهای قدیمی بروی مادربردهای جدید نیز با استاندارد جدید ارائه شود.
@yecoir
🔷قابلیتهای YBI
👈امکان اتصال چندین بورد به IP
👈امکان ارسال فرمانهای کنترلی بیتی به میکروکنترلر که این فرمانها به صورت بیتی از سایر ماژولها دریافت میشود.
👈پشتیبانی از دستورهای دسترسی به فضای رجیستری کنترلی داخل FPGA و فضای رجیستری تراشههای مختلف
👈قابلیت قرار گرفتن کل فرایندهای کنترلی برای حداکثر 5 بورد به صورت Chain
@yecoir
👈ماژول YBI در واقع اختصاری از Yasin Board Interface است.
👈این ماژول مبتنی بر استاندارد بالادستی HSP YG2 است که شامل تمام پروتکلهای ارتباطی بین نرم افزار و سخت افزار می باشد.
👈استاندارد HSP YG2 بروز شده استاندارد HSP YG1 می باشد که تمام نواقص آنرا مرتفع نموده و قابلیتهای جدیدی به آن اضافه نموده است.
👈اولین نسخه این استاندارد در سال 1394 تدوین و پیاده سازی شد و پس از گذشت 2 سال باتوجه به باگ ها و پیشنهادات ارائه شده و نیازمندی های بردهای جدید در سال 1396 ، نسخه جدید؛ تدوین و پیاده سازی گردید. بورد نمونه برداری D03Z اولین بردی است که با استاندارد جدید ارائه گردید.
👈برنامه شرکت بدین صورت است که بردهای جدید شامل A08Z و A06Z با این استاندارد ارائه گردد و همچنین بردهای قدیمی بروی مادربردهای جدید نیز با استاندارد جدید ارائه شود.
@yecoir
🔷قابلیتهای YBI
👈امکان اتصال چندین بورد به IP
👈امکان ارسال فرمانهای کنترلی بیتی به میکروکنترلر که این فرمانها به صورت بیتی از سایر ماژولها دریافت میشود.
👈پشتیبانی از دستورهای دسترسی به فضای رجیستری کنترلی داخل FPGA و فضای رجیستری تراشههای مختلف
👈قابلیت قرار گرفتن کل فرایندهای کنترلی برای حداکثر 5 بورد به صورت Chain
@yecoir
🔶ساختار کلی ماژول YBI
- ارتباط با فضای کنترلی داخل FPGA
- ارتباط با فضای رجیستری تراشه ها از طریق میکروکنترلر
- ارتباط با پروتکل کنترلی نظیر PCIe
@yecoir
- ارتباط با فضای کنترلی داخل FPGA
- ارتباط با فضای رجیستری تراشه ها از طریق میکروکنترلر
- ارتباط با پروتکل کنترلی نظیر PCIe
@yecoir
✅چرا شرکت مهندسی محققان یاسین (دانش بنیان) YBI را ارائه داده است:
⭐️ ارتباط کنترلی با FPGA استاندارد نبود.
⭐️ استاندارد قبلی که TWI بود با چند بورد مشکل داشت.
⭐️ ارتباط FPGA و Daughter یا Micro در یک IP تجمیع شده است تا استفاده از آنها راحت تر باشد.
⭐️ و...
اطلاعات بیشتر در قسمت اخبار و رویدادهای سایت www.yeco.ir
@yecoir
⭐️ ارتباط کنترلی با FPGA استاندارد نبود.
⭐️ استاندارد قبلی که TWI بود با چند بورد مشکل داشت.
⭐️ ارتباط FPGA و Daughter یا Micro در یک IP تجمیع شده است تا استفاده از آنها راحت تر باشد.
⭐️ و...
اطلاعات بیشتر در قسمت اخبار و رویدادهای سایت www.yeco.ir
@yecoir
🌷الْحَمْدُ لِلَّهِ الَّذِی جَعَلَنَا مِنَ الْمُتَمَسِّکِینَ بِوِلاَیَةِ أَمِیرِ الْمُؤْمِنِینَ عَلیِّ عَلَیْهِ السَّلاَم🌷
😊🎊 فرارسیدن عید بزرگ غدیر خم مبارک 🎊😊
@yecoir
😊🎊 فرارسیدن عید بزرگ غدیر خم مبارک 🎊😊
@yecoir
✅ بورد #ابر_پردازشگر #YE_C11Z مهندسی محققان یاسین (دانش بنیان) با سرعت بالا و قیمت مناسب، یکی از محصولات منحصر به فرد محققان یاسین میباشد. استفاده از #FPGA_Ultrascale و +Ultrascale در این بورد باعث دستیابی به نرخ ارتباطی و حجم پردازشی بالا شده است. دومین تراشه اصلی در این بورد تراشه چند هستهای #DSP_66AK2H میباشد که قابلیتهای بورد را افزایش داده است.
http://yeco.ir/images/product/C11z_FPGA_Ultrascale.jpg
♦️پشتیبانی از FPGAهای Ultrascale و +Ultrascale با توجه به درخواست مشتری
♦️دارای تراشه چند هستهای #DSP و #ARM
♦️استفاده از تراشه 66AK2H 14/12/06 (با توجه به درخواست مشتری) به عنوان دومین هسته اصلی بورد
♦️دو حافظه فلش متصل به FPGA و یک حافظه فلش BPI مشترک بین FPGA و DSP
♦️میکروکنترلر ARM متصل به FPGA
♦️ چهار حافظه #DDR4
♦️حافظه فلش با حجم 4Gb و حافظه EEPROM با حجم 1Mb
♦️پشتیبانی از ارتباط USB3
♦️استفاده از سه تراشه CDCM6208 به عنوان هسته اصلی تامین کلاک بورد
♦️ارائه نرمافزار کاربردی شبکه و PCIe
و...
❎اطلاعات بیشتر👈 http://Yeco.ir🌐
@yecoir
http://yeco.ir/images/product/C11z_FPGA_Ultrascale.jpg
♦️پشتیبانی از FPGAهای Ultrascale و +Ultrascale با توجه به درخواست مشتری
♦️دارای تراشه چند هستهای #DSP و #ARM
♦️استفاده از تراشه 66AK2H 14/12/06 (با توجه به درخواست مشتری) به عنوان دومین هسته اصلی بورد
♦️دو حافظه فلش متصل به FPGA و یک حافظه فلش BPI مشترک بین FPGA و DSP
♦️میکروکنترلر ARM متصل به FPGA
♦️ چهار حافظه #DDR4
♦️حافظه فلش با حجم 4Gb و حافظه EEPROM با حجم 1Mb
♦️پشتیبانی از ارتباط USB3
♦️استفاده از سه تراشه CDCM6208 به عنوان هسته اصلی تامین کلاک بورد
♦️ارائه نرمافزار کاربردی شبکه و PCIe
و...
❎اطلاعات بیشتر👈 http://Yeco.ir🌐
@yecoir
✅ #بورد_ابر_پردازشگر
👈قابلیت 3000 میلیارد عملیات در ثانیه
👈دارای FPGA Ultrascale و +Ultrascale
👈دارای DSP 66AK2H
#DDR4 #PCIe
اطلاعات کامل در سایت Http://Yeco.ir
👇کانال مهندسی محققان یاسین👇
@yecoir
👈قابلیت 3000 میلیارد عملیات در ثانیه
👈دارای FPGA Ultrascale و +Ultrascale
👈دارای DSP 66AK2H
#DDR4 #PCIe
اطلاعات کامل در سایت Http://Yeco.ir
👇کانال مهندسی محققان یاسین👇
@yecoir
🔷بورد 28 لایه پردازشی پیشرفته YE-C11Z🔷
#FPGA_Ultrascale
#DSP_66AK2H
🇮🇷کانال مهندسی محققان یاسین #دانش_بنیان
https://xn--r1a.website/joinchat/AAAAADzvZ6QxlhVxyCUWlQ
#FPGA_Ultrascale
#DSP_66AK2H
🇮🇷کانال مهندسی محققان یاسین #دانش_بنیان
https://xn--r1a.website/joinchat/AAAAADzvZ6QxlhVxyCUWlQ
This media is not supported in your browser
VIEW IN TELEGRAM
#آموزش #DSP
فیلترهای با پاسخ ضربه محدود FIR
#پردازش_دیجیتال
🔜قسمت بعد: طراحی فیلتر پایین گذر FIR
🔻مشاهده با کیفیت بهتر
aparat.com/yeco.ir
🔻کانال مهندسی محققان یاسین
@yecoir
فیلترهای با پاسخ ضربه محدود FIR
#پردازش_دیجیتال
🔜قسمت بعد: طراحی فیلتر پایین گذر FIR
🔻مشاهده با کیفیت بهتر
aparat.com/yeco.ir
🔻کانال مهندسی محققان یاسین
@yecoir
#بورد_نمونه_برداری
#YE_A08Z
✳️قابلیت ها:
🔹دارای هشت کانال ورودی آنالوگ با رزولوشن 14 بیت و نرخ نمونهبرداری بالا
🔹استفاده از تراشه #AD9680 با نرخ نمونهبرداری مختلف 1.25GSps /1GSps /820MSps/500MSps مطابق نظر مشتری
🔹پشتیبانی از رابط پرسرعت #JESD
🔹قابلیت سنکرون کردن کلیه کانالها (با استفاده از سیگنال SYSREF) با یکدیگر
🔹استفاده از تراشههای #AD9517 مختلف با محدوده VCO متفاوت بنا به سفارش مشتری
🔹قابلیت تنظیم VCO داخلی تراشه AD9517 در محدوده ذکر شده
🔹قابلیت اتصال کلاک خارجی به بورد به عنوان کلاک ورودی تراشه AD9517 (به صورت پیش فرض از اسیلاتور با پایداری فرکانسی مناسب با فرکانس 24.576MHz برای کلاک ورودی تراشه AD9517 استفاده میشود).
🔹کلاک خروجی بورد به صورت LVCMOS و با حداکثر فرکانس 250MHz (امپدانس خروجی 50Ω ) برای استفاده در مدارات دیگر (در صورت نیاز)
🔹دارای #میکروکنترلر برای پیکربندی تراشههای ADC و تراشه کلاک و قابلیت ذخیره تنظیمات
🇮🇷سایت محققان یاسین Http://yeco.ir🇮🇷
👈کانال تلگرام محققان یاسین @yecoir
#YE_A08Z
✳️قابلیت ها:
🔹دارای هشت کانال ورودی آنالوگ با رزولوشن 14 بیت و نرخ نمونهبرداری بالا
🔹استفاده از تراشه #AD9680 با نرخ نمونهبرداری مختلف 1.25GSps /1GSps /820MSps/500MSps مطابق نظر مشتری
🔹پشتیبانی از رابط پرسرعت #JESD
🔹قابلیت سنکرون کردن کلیه کانالها (با استفاده از سیگنال SYSREF) با یکدیگر
🔹استفاده از تراشههای #AD9517 مختلف با محدوده VCO متفاوت بنا به سفارش مشتری
🔹قابلیت تنظیم VCO داخلی تراشه AD9517 در محدوده ذکر شده
🔹قابلیت اتصال کلاک خارجی به بورد به عنوان کلاک ورودی تراشه AD9517 (به صورت پیش فرض از اسیلاتور با پایداری فرکانسی مناسب با فرکانس 24.576MHz برای کلاک ورودی تراشه AD9517 استفاده میشود).
🔹کلاک خروجی بورد به صورت LVCMOS و با حداکثر فرکانس 250MHz (امپدانس خروجی 50Ω ) برای استفاده در مدارات دیگر (در صورت نیاز)
🔹دارای #میکروکنترلر برای پیکربندی تراشههای ADC و تراشه کلاک و قابلیت ذخیره تنظیمات
🇮🇷سایت محققان یاسین Http://yeco.ir🇮🇷
👈کانال تلگرام محققان یاسین @yecoir
Media is too big
VIEW IN TELEGRAM
🎥پیاده سازی Gearbox به کمک LUT سری 7 Xilinx
#FPGA
#Xilinx
#Distributed_RAM
👇برای مشاهده با کیفیت بهتر👇
http://www.aparat.com/yeco.ir
🌐کانال محققان یاسین(دانش بنیان)
@Yecoir
#FPGA
#Xilinx
#Distributed_RAM
👇برای مشاهده با کیفیت بهتر👇
http://www.aparat.com/yeco.ir
🌐کانال محققان یاسین(دانش بنیان)
@Yecoir
✅دانشگاه تهران با حمایت شرکت مهندسی محققان یاسین(دانش بنیان) برگزار می کند:
👈چهارمین دوره مسابقات ملی سیستم های دیجیتال در چهار بخش FPGA ،ASIC ،GPU وHW/SW
📍1 و 2 آذر دانشکده برق دانشگاه تهران
@yecoir
👈چهارمین دوره مسابقات ملی سیستم های دیجیتال در چهار بخش FPGA ،ASIC ،GPU وHW/SW
📍1 و 2 آذر دانشکده برق دانشگاه تهران
@yecoir
🔴#پوستر رسمی چهارمین دوره مسابقات ملی طراحی سیستم های دیجیتال
#ارتباط_صنعت_و_دانشگاه
#طراحی_مبتنی_بر_FPGA
#دانشگاه_تهران
@yecoir
#ارتباط_صنعت_و_دانشگاه
#طراحی_مبتنی_بر_FPGA
#دانشگاه_تهران
@yecoir
#چهارمین_دوره_مسابقات_ملی_طراحی_سیستم_های_دیجیتال در دانشگاه تهران در چهار بخش FPGA ،ASIC ،GPU وHW/SW برگزار می شود. تیم ها در هر بخش از مسابقه، با توجه به صورت مساله تعیین شده و نحوه داوری از پیش مشخص شده امتیاز دهی می شوند. نهایتا تیم ها بر اساس امتیازات بدست آمده رتبه بندی می شوند. جزییات هر بخش را می توانید در سایت مسابقه مشاهده نمایید.
http://yeco.ir/media/k2/items/cache/85217272b4e7187cce0880e98f060661_L.jpg
🌏دوره های پیشین این مسابقه در دانشگاه های صنعتی شریف، امیرکبیر و شهید بهشتی برگزار شده که امسال به همت دانشکده برق دانشگاه تهران و با همکاری شرکت مهندسی محققان یاسین در تاریخ 1 و 2 آذر ماه 1396 از ساعت 9 صبح در دانشکده برق برگزار می شود.
@yecoir
♦️علاوه بر انجام مسابقه و رقابت بین تیم های دانشجویی 👨🏻🎓دانشگاه های سراسر کشور و محک زدن میزان دانش آنان؛ هدف های مهم دیگری در نظر گرفته شده است:
🔻ارتباط صنایع و شرکت ها با دانشگاه و دانشجویان جهت انتخاب نیروهای فنی و علمی برتر و جذب آنها برای رشد تکنولوژی سازمان خود
🔻نمایش تکنولوژی های برتر روز دنیا در حوزه FPGA و سیستم های دیجیتال
🔻گفتگوهای فنی و تجربی با دانشجویان در مورد چگونگی ورود به بازار و ایجاد شرکت های دانش بنیان
🔻انتقال تجربیات بین شرکت ها و دانشجویان و امکان جلسات و ملاقات B2B
🔻بررسی فنی بوردهای پردازشی و نمونه برداری و ابر پردازشگر 28 لایه مهندسی محققان یاسین با حضور کارشناسان فنی شرکت
🌐سایت مهندسی محققان یاسین (دانش بنیان) حامی رسمی این مسابقه
http://yeco.ir
💎سایت مسابقه (دانشگاه تهران)
http://fpgasoc.ut.ac.ir
✔️کانال رسمی محققان یاسین
https://xn--r1a.website/joinchat/AAAAADzvZ6QxlhVxyCUWlQ
http://yeco.ir/media/k2/items/cache/85217272b4e7187cce0880e98f060661_L.jpg
🌏دوره های پیشین این مسابقه در دانشگاه های صنعتی شریف، امیرکبیر و شهید بهشتی برگزار شده که امسال به همت دانشکده برق دانشگاه تهران و با همکاری شرکت مهندسی محققان یاسین در تاریخ 1 و 2 آذر ماه 1396 از ساعت 9 صبح در دانشکده برق برگزار می شود.
@yecoir
♦️علاوه بر انجام مسابقه و رقابت بین تیم های دانشجویی 👨🏻🎓دانشگاه های سراسر کشور و محک زدن میزان دانش آنان؛ هدف های مهم دیگری در نظر گرفته شده است:
🔻ارتباط صنایع و شرکت ها با دانشگاه و دانشجویان جهت انتخاب نیروهای فنی و علمی برتر و جذب آنها برای رشد تکنولوژی سازمان خود
🔻نمایش تکنولوژی های برتر روز دنیا در حوزه FPGA و سیستم های دیجیتال
🔻گفتگوهای فنی و تجربی با دانشجویان در مورد چگونگی ورود به بازار و ایجاد شرکت های دانش بنیان
🔻انتقال تجربیات بین شرکت ها و دانشجویان و امکان جلسات و ملاقات B2B
🔻بررسی فنی بوردهای پردازشی و نمونه برداری و ابر پردازشگر 28 لایه مهندسی محققان یاسین با حضور کارشناسان فنی شرکت
🌐سایت مهندسی محققان یاسین (دانش بنیان) حامی رسمی این مسابقه
http://yeco.ir
💎سایت مسابقه (دانشگاه تهران)
http://fpgasoc.ut.ac.ir
✔️کانال رسمی محققان یاسین
https://xn--r1a.website/joinchat/AAAAADzvZ6QxlhVxyCUWlQ
⏰زمانبندی افتتاحیه چهارمین دوره مسابقات طراحی سیستم های دیجیتال
🎙با سخنرانی #دکتر_نوابی و #مهندس_ده_دست
💎1 آذر ساعت 9 دانشکده برق دانشگاه تهران
@yecoir
🎙با سخنرانی #دکتر_نوابی و #مهندس_ده_دست
💎1 آذر ساعت 9 دانشکده برق دانشگاه تهران
@yecoir