RISC-V mit 64-Bit-Architektur als IP-Core lieferbar
#Prozessoren #RISCV #RV64GC #SiFive #SystemonChip
Die Firma SiFive liefert Verilog-Pakete für Systems-on-Chip mit vier CPU-Kernen vom Typ RISC-V RV64GC; ein Entwicklerboard mit diesem U54-MC Coreplex aus der 28-nm-Fertigung kommt 2018.
Foto
#Prozessoren #RISCV #RV64GC #SiFive #SystemonChip
Die Firma SiFive liefert Verilog-Pakete für Systems-on-Chip mit vier CPU-Kernen vom Typ RISC-V RV64GC; ein Entwicklerboard mit diesem U54-MC Coreplex aus der 28-nm-Fertigung kommt 2018.
Foto
Western Digital entwickelt RISC-V-Controller für Festplatten mit Transmeta-Gründer
#Controller #EmbeddedSystems #Prozessoren #RISCV #Transmeta #WD #WesternDigital
Künftige Controller für Speichersysteme von WD setzen auf Künstliche Intelligenz und die offene Architektur RISC-V, um höhere Leistung und neue Funktionen zu realisieren.
Foto
#Controller #EmbeddedSystems #Prozessoren #RISCV #Transmeta #WD #WesternDigital
Künftige Controller für Speichersysteme von WD setzen auf Künstliche Intelligenz und die offene Architektur RISC-V, um höhere Leistung und neue Funktionen zu realisieren.
Foto
RISC-V: Entwickler-Board mit 64-Bit-Chip und Linux ab Juni
#LinuxundOpenSource #OpenSource #Prozessoren #RISCV #SiFive
Der SiFive U540 ist der erste Chip mit der offenen 64-Bit-RISC-V-Architektur; seine vier RV64GC-Kerne laufen auch mit Linux.
Teilen 👉
#LinuxundOpenSource #OpenSource #Prozessoren #RISCV #SiFive
Der SiFive U540 ist der erste Chip mit der offenen 64-Bit-RISC-V-Architektur; seine vier RV64GC-Kerne laufen auch mit Linux.
Teilen 👉
t.me/heise_de/5353
RISC-V-Prozessoren für Embedded Systems und Linux mit PULP
#AmazonFreeRTOS #LinuxundOpenSource #Mikrocontroller #Open #OpenHardware #Prozessoren #RISCV #RTOS
Die RISC-V-Chips Mr. Wolf (32 Bit) und Poseidon (64 Bit) nutzen die offene "Parallel Ultra-Low-Power"-(PULP-)Plattform von Teams der ETH Zürich und der Uni Bologna.
Teilen 👉
#AmazonFreeRTOS #LinuxundOpenSource #Mikrocontroller #Open #OpenHardware #Prozessoren #RISCV #RTOS
Die RISC-V-Chips Mr. Wolf (32 Bit) und Poseidon (64 Bit) nutzen die offene "Parallel Ultra-Low-Power"-(PULP-)Plattform von Teams der ETH Zürich und der Uni Bologna.
Teilen 👉
t.me/heise_de/5504
EU fördert den "Europa-Prozessor" für Supercomputer
#ARM #Europa #HighPerformanceComputing #OpenPower #Prozessoren #RISCV #Supercomputer
Der Forschungsverbund European Processor Initiative will bis 2021 einen Prozessor entwickeln, der in kommenden europäischen Supercomputern laufen soll.
Teilen 👉
#ARM #Europa #HighPerformanceComputing #OpenPower #Prozessoren #RISCV #Supercomputer
Der Forschungsverbund European Processor Initiative will bis 2021 einen Prozessor entwickeln, der in kommenden europäischen Supercomputern laufen soll.
Teilen 👉
t.me/heise_de/8256
RISC-V-Entwickler Esperanto schmiedet Anti-Spectre-Pläne
#EsperantoTechnologies #Prozessoren #RISCV
Künftige RISC-V-Prozessoren lassen sich gegen Seitenkanal- und Timing-Attacken wie Spectre und Meltdown härten, meint Esperanto Technologies.
Teilen 👉
#EsperantoTechnologies #Prozessoren #RISCV
Künftige RISC-V-Prozessoren lassen sich gegen Seitenkanal- und Timing-Attacken wie Spectre und Meltdown härten, meint Esperanto Technologies.
Teilen 👉
t.me/heise_de/8326